点数信息
www.dssz.net
注册会员
|
设为首页
|
加入收藏夹
您好,欢迎光临本网站!
[请登录]
!
[注册会员]
!
首页
移动开发
云计算
大数据
数据库
游戏开发
人工智能
网络技术
区块链
操作系统
模糊查询
热门搜索:
源码
Android
整站
插件
识别
p2p
游戏
算法
更多...
在线客服QQ:632832888
当前位置:
资源下载
搜索资源 - MAX PLUSii
下载资源分类
移动开发
开发技术
课程资源
网络技术
操作系统
安全技术
数据库
行业
服务器应用
存储
信息化
考试认证
云计算
大数据
跨平台
音视频
游戏开发
人工智能
区块链
在结果中搜索
所属系统
Windows
Linux
FreeBSD
Unix
Dos
PalmOS
WinCE
SymbianOS
MacOS
Android
开发平台
Visual C
Visual.Net
Borland C
CBuilder
Dephi
gcc
VBA
LISP
IDL
VHDL
Matlab
MathCAD
Flash
Xcode
Android STU
LabVIEW
开发语言
C/C++
Pascal
ASM
Java
PHP
Basic/ASP
Perl
Python
VBScript
JavaScript
SQL
FoxBase
SHELL
E语言
OC/Swift
文件类型
源码
程序
CHM
PDF
PPT
WORD
Excel
Access
HTML
Text
资源分类
搜索资源列表
基于FPGA数字信号处理的实现
首先详细阐述了数字信号处理的理论基础,重点讨论了傅立叶变换算法原理,由于快速傅立叶变换算法在实际中得到了广泛的应用,本文给出了基-2 FFT原理、讨论了按时间抽取FFT算法的特点。本论文对硬件描述语言的描述方法和风格做了一定的探讨,介绍了硬件描述语言的开发环境MAX+PLUSII。
所属分类:
其它
发布日期:2009-12-01
文件大小:458752
提供者:
dkfeng2006
《EDA》技术I实验指导书
很好的《EDA》技术I实验指导书! 《EDA技术I》实验教学大纲 1 第一部分:《电子设计自动化设计》实验说明 3 一、设计题目选择的要求 3 二、提交设计报告的要求 3 三、设计题目 3 四、实验考核方式说明 4 第二部分:基于GEXIN EDAPRO/240H实验仪实验 5 题目一 MAX+PLUSII基本操作 5 题目二 QUARTUSⅡ基本操作 5 题目三 FPGA compiler基本操作 6 题目四 4bit二进制加法器设计 6 题目五 4bit频率计设计 7 题目六 计数器设计
所属分类:
交通
发布日期:2009-12-03
文件大小:2097152
提供者:
huangluxing163
基于VHDL的汽车尾灯控制系统代码
控制汽车的左、右转弯,以及出错时汽车尾灯的控制系统。
所属分类:
专业指导
发布日期:2009-12-11
文件大小:73728
提供者:
lee346098644
基于RISI处理器模型机机的设计
RISC处理器模型机的设计,介绍了 RISC 机的工作特性,讨论了 RISC 设计的一般原则,以及进一步应用 VHDL 在 MAX+plusII 的环境下设计 RISC 处理器模型机,以实现具有高效率、不断流、指令并行度 ILP 较高的处理器。
所属分类:
专业指导
发布日期:2009-12-30
文件大小:1048576
提供者:
dengyueping
EDA课程设计 数字时钟的设计(VHDL)
数字时钟的设计(EDA课程设计) 内含:实验目的 掌握VHDL语言的基本运用 掌握MAX+plusII的简单操作并会使用EDA实验箱 功能设计、系统设计、功能分析、创新点、VHDL代码
所属分类:
专业指导
发布日期:2010-01-10
文件大小:129024
提供者:
shaxiaozisha
ABEL的.JED文件用VHDL语言生成
通过MAX+PLUSII编写VHDL程序,编译后生成.POF文件,转换成.JED文件,可以下载到pld中
所属分类:
专业指导
发布日期:2010-01-14
文件大小:2097152
提供者:
xueshangbingren
电子密码锁课程设计设计
首先,系统由两个DIP开关以十位标准逻辑矢量的形式输入密码,分别对十位和个位进行转换,用if语句将十位逻辑矢量转化为对应七段数码管的输入转换成七位逻辑矢量存入c和d并用四位逻辑矢量表示的二进制数存入两个变量。系统对输入数据进行的两步处理,第一是把密码对应的七段数码管的七位标准逻辑矢量进行输出
所属分类:
C
发布日期:2010-03-10
文件大小:153600
提供者:
zhaoqiuling163318
基于FPGA的直接序列扩频发射机的设计与实现
摘要: 本文以Altera 公司的FPGA 为硬件平台, 以MAX- PLUSII 为设计工具, 实现直接序列扩频(DSSS)发射机, 顶层采用图形设计方式, 各模块是基于Verilog HDL 设计的。本设计中待发射信息是以循环读ROM 的方式读取, 信道编码采用(2, 1, 7)卷积码, 扩频模块采用扩频长度255 的kasami 码, 极性变换模块为3bit 量化模式, 内插模块为每两比特间插入7bit , 输出滤波为16 阶的FIR 滤波器。文中给出了本设计实现的系统整体方框图, Ve
所属分类:
硬件开发
发布日期:2010-03-16
文件大小:1048576
提供者:
why880617
利用VHDL语言和图形法设计的数字电子钟论文
通过可编程器件CPLD实现数字电子钟 ,主要利用VHDL语言和图形法在Max+plusII软件中完成电子钟主要单元的设计和调试,论文中包含每个单元的介绍和源程序,程序也已经过硬件测试
所属分类:
专业指导
发布日期:2010-04-01
文件大小:345088
提供者:
xkz2008
CPLD/FPGA 设计实例手册
本手册以目前使用频率和资料最多的ALTERA公司的软件MAX+plusII和芯片EPM7128SLC84-15为例子来讲述一个完整的CPLD/FPGA设计的全过程。 本手册的设计例子
所属分类:
硬件开发
发布日期:2010-04-04
文件大小:2097152
提供者:
bankai99
基于EDA仿真技术的电子时钟系统设计
VHDL是Very High Speed Integrated Circuit Hardware Descr iption Language的缩写,意思是超高速集成电路硬件描述语言。对于复杂的数字系统的设计,它有独特的作用。它的硬件描述能力强,能轻易的描述出硬件的结构和功能。这种语言的应用至少意味着两种重大的改变:电路的设计竟然可以通过文字描述的方式完成;电子电路可以当作文件一样来存储。随着现代技术的发展,这种语言的效益与作用日益明显,每年均能够以超过30%的速度快速成长。 这次毕业设计的内容
所属分类:
嵌入式
发布日期:2010-04-28
文件大小:169984
提供者:
xl77777777
实验1、1位全加器原理图输入设计
1.掌握全加器的工作原理; 2.掌握全加器的原理图输入设计方法; 3.学会MAX+PLUSII的时序波形仿真方法; 4.了解VHDL设计初步。
所属分类:
嵌入式
发布日期:2010-06-07
文件大小:115712
提供者:
huanghaoting
vhdl数字钟的设计
摘 要 4 Abstract 5 第一章 电子设计自动化(EDA)发展概述 6 1.1什么是电子设计自动化(EDA) 6 1.2 EDA的发展历史 6 第二章VHDL简介 8 2.1 硬件描述语言VHDL 8 2.2 VHDL的组成 8 2.3 程序包(Package) 8 2.4 库(Library) 9 2.5 VHDL运算符 9 2.6 VHDL数据对象 9 2.7 VHDL常用语句 10 2.8 元件声明及元件例化 10 2.9 配置(Configuration) 11 2.10子程序
所属分类:
嵌入式
发布日期:2010-08-07
文件大小:201728
提供者:
feiyue165
十二进制计数器 VHDL源码 和 原理图 都有
十二进制计数器,max + plusII…… vhdl语言 和 原理图 都有
所属分类:
专业指导
发布日期:2010-11-25
文件大小:2048
提供者:
w2542
基于EDA的计组原理实验--数据通路
3.4.1 基本知识点 1. 数据通路中运算器与存储器协调工作原理。 2. 数据及地址在数据通路上传输方法。 3.4.2 实验设备 1. PC机一台; 2. 数字系统实验箱; 3. MAX+PLUSII或QUARTUSII配套软件; 3.4.3 实验相关知识介绍 1. 数据通路概述? 书P155 3.4.4 实验内容 3.4.4.1 数据通路实验 实验原理框图如图a所示。 重画 书P148页 图10-1(注:寄存器,不写芯片号) P148 内容节选
所属分类:
嵌入式
发布日期:2010-12-22
文件大小:640000
提供者:
dajie4645
很好的FPGA资料大全
EDA技术实验指导; FPGA应用方法; MAX+PLUSII软件操作实习; 可编程控制器实验指导书; 可编程控制器原理与应用; 几个FPGA实验。
所属分类:
硬件开发
发布日期:2011-03-26
文件大小:5242880
提供者:
deng578315235
EDA技术实验指导书
熟悉MAX+PLUSII软件的使用。 熟悉MAX+PLUSII软件用硬件描述语言输入设计项目的 方法
所属分类:
嵌入式
发布日期:2011-04-13
文件大小:547840
提供者:
wqc027
EDA课程第二讲EDA流程和工具
EDA课程第二讲关于其流程工具 ASIC设计的流程常用EDA工具MAX+plusII概述
所属分类:
软件测试
发布日期:2011-05-07
文件大小:1048576
提供者:
wmlscar
基于FPGA技术的QPSK数字调制与解调仿真
FPGA(现场可编程门阵列技术)是二十年前出现,而在近几年快速发展的可编程逻辑器件技术。这种基于EDA技术的芯片正在成为电子系统设计的主流。大规模可编程逻辑器件FPGA是当今应用最广泛的可编程专用集成电路(ASIC)。设计人员利用它可以在办公室或实验室里设计出所需的专用集成电路,从而大大缩短了产品上市时间,降低了开发成本。此外,FPGA还具有静态可重复编程和动态在系统重构的特性,使得硬件的功能可以像软件一样通过编程来修改。因此,FPGA技术的应用前景非常广阔。 数字调制解调技术在数字通信中占有
所属分类:
电信
发布日期:2011-06-13
文件大小:627712
提供者:
diezise3
能保持,能清零的数字秒表
MAX+PlusII平台 电子设计自动化大作业,有源代码,有顶层设计图数字秒表。
所属分类:
数据库
发布日期:2011-06-15
文件大小:235520
提供者:
ainijiujiu_
«
1
2
3
4
5
6
»